**章 CMOS模拟集成电路版图基础
1.1CMOS工艺基础及制造流程
1.2CMOS模拟集成电路设计流程
1.3CMOS模拟集成电路版图定义
1.4CMOS模拟集成电路版图设计流程
1.4.1版图规划
1.4.2设计实现
1.4.3版图验证
1.4.4版图完成
1.5版图设计通用规则
1.6CMOS模拟集成电路版图匹配设计
1.6.1CMOS工艺失配机理
1.6.(咨询特价)器件版图匹配设计规则
第2章 Cadence Virtuoso版图设计工具
2.1Virtuoso 界面介绍
2.1.1Virtuoso CIW界面介绍
2.1.2Virtuoso Library Manager界面介绍
2.1.3Virtuoso Layout Editor界面介绍
2.2Virtuoso 基本操作
第3章 Mentor Calibre版图验证工具
3.1Mentor Calibre版图验证工具调用
3.2Mentor Calibre DRC验证
3.2.1Calibre DRC验证简介
3.2.2Calibre DRC界面介绍
3.2.3Calibre DRC验证流程举例
3.3Mentor Calibre LVS验证
3.3.1Calibre LVS验证简介
3.3.2Calibre LVS界面介绍
3.3.3Calibre LVS验证流程举例
3.4Mentor Calibre寄生参数提取(PEX)
3.4.1Calibre PEX验证简介
3.4.2Calibre PEX界面介绍
3.4.3Calibre PEX流程举例
第4章 CMOS模拟集成电路版图设计与验证流程
4.1设计环境准备
4.2反相器链电路的建立和前仿真
4.3反相器链版图设计
4.4反相器链版图验证与参数提取
4.5反相器链电路后仿真
4.6I/O单环设计
4.7主体电路版图与I/O单环的连接
4.8导出GDSII文件
第5章 运算放大器的版图设计与后仿真
5.1运算放大器基础
5.1.1运算放大器的基本特性和分类
5.1.2运算放大器性能参数
5.2单级运算放大器的版图设计与后仿真
5.2.1单级运算放大器的版图设计
5.2.2单级运算放大器的参数提取
5.2.3单级运算放大器的后仿真
5.3两级全差分运算放大器的版图设计与后仿真
5.3.1两级全差分运算放大器的版图设计
5.3.2两级全差分运算放大器的参数提取
5.3.3两级全差分运算放大器的后仿真
第6章 带隙基准源与低压差线性稳痒的版图设计与后仿真
6.1带隙基准源的版图设计与后仿真
6.1.1带隙基准源基本原理
6.1.2带隙基准源的版图设计
6.1.3带隙基准源的参数提取
6.1.4带隙基准源的后仿真
6.2低压差线性稳痒的版图设计与后仿真
6.2.1低压差线性稳痒的基本原理
6.2.2低压差线性稳痒的版图设计
6.2.3低压差线性稳痒的参数提取
6.2.4低压差线性稳痒的后仿真
第7章 比较器电路的版图设计与后仿真
7.1比较器电路基础
7.1.1比较器性能参数
7.1.2比较器特性分析
7.1.3比较器电路结构
7.2比较器电路的版图设计
7.3比较器电路参数提取
7.4比较器电路后仿真
第8章 标准I/O单库的设计与验证
8.1标准I/O单库概述
8.2I/O单库基本电路结构
8.3I/O单库版图设计
8.3.1数字I/O单版图设计
8.3.2模拟I/O单的制作
8.3.3焊盘(pad)的制作
8.4电路参数提取及后仿真
......